SoC/Embedded System 연구실

  • 지도교원:장우영

  • 구성원: 교원(교직원) 1명

  • 홈페이지:바로가기

  • 전화번호:031-8005-3620

  • 위치:죽전캠퍼스 제2공학관 4층 SoC임베디드시스템 연구실 414호실

구성원 소개

지도교수: 장우영 공과대학 전자전기공학과

연구분야

  • AP/sever SoC 설계
  • 고성능/저전력 컴퓨팅 시스템
  • 차세대 메모리 시스템
  • 인공지능 시스템(기계학습)

연구내용 및 보유기술

<차세대 메모리 시스템 연구>
1. 스마트 영상응용프로그램을 위한 MLC STT-MRAM 인식 메모리 서브시스템 (MLC STT-MRAM aware memory subsystem for smart image applications). IEEE Transactions on Multimedia (TMM), March 2020.

2. 멀티프로세서를 위한 TLC STT-MRAM 인식 LLC (TLC STT-MRAM aware LLC for multicore processor). IEICE Electronics Express (ELEX), Dec. 2020.

3. 멀티미디어 응용프로그램을 위한 멀티-레벨 셀 STT-RAM 제어기 (Multi-level cell STT-RAM controller for multimedia applications). IET Electronics Letters, January 2017.
<특허등록>
1. 영상을 PCM에 저장하기 위한 장치 및 방법 (Apparatus and Method for Storing Images in PCM). KR Patent No.10-2105647, 2020.

2. MLC STT-MRAM에 영상을 저장하는 메모리 제어 장치 및 방법 (Apparatus for Storing Images in MLC STT-MRAM and Method Thereof). KR Patent No. 10-2105644, 2020.

3. 병렬 TLC STT MRAM 기반 대용량 LLC 및 이의 동작 제어 방법 (Large Scale Last level Cache based on parallel TLC STT MRAM and Method for controlling function). KR Patent No, 10-1977866, 2019.
<고성능/저전력 컴퓨팅 시스템>
1. DRAM에서 뱅크 인터리빙을 위한 능동적인 선형 주소맵 (Adaptive linear address map for bank interleaving in DRAMs). IEEE Access, Sep. 2019.

2. 정렬되지 않은 버스트 인식 DRAM 서브시스템 (Unaligned burst-aware DRAM subsystem). IEEE Transactions on Very Large Scale Integration Systems (TVLSI), Oct. 2019.

3. 모바일 비디오와 그래픽 응용프로그램을 위한 스크린 방향 인식 DRAM 구조 (Screen orientation aware DRAM architecture for mobile video and graphic applications). IEEE Transactions on Circuits and Systems for Video Technology (TCSVT), Dec. 2018.
<특허등록>
1. 메모리 버스트에 정렬되지 않은 요청 제어를 위한 장치 및 방법 (Apparatus and Method for Controlling Requests Unaligned to Memory Burst). KR Patent No. 10-2057518, 2019.

2. 연속인 가로열과 세로열의 데이터를 제공하는 동적 메모리(DRAM FOR PROVIDING SUCCESSIVE ROW AND COLUMN DATA). KR Patent No. 10-1736884, 2017.

3. 메모리 제어 장치 및 방법 (APPARATUS FOR CONTROLING MEMORY AND METHOD THEREOF). KR Patent No. 10-1734623, 2017.